4. Управление памятью в защищенном режиме    
 СОДЕРЖАНИЕ
 Введение
 1. Развитие архитектуры
 2. Структура МП
 3. Ресурсы МП
 4. Управление памятью
 5. Защита
 6. Многозадачность
 7. Прерывания и исключения
 8. Инициализация МП
 9. Эмуляция 8086
 Глоссарий
 ПРАКТИКА
 1. Семантический разрыв
 2. CPUID
 3. Защищенный режим
 Вопросы и задания

 

Микропроцессор в защищенном режиме преобразует логические адреса в физические в два этапа: сначала блок управления сегментами выполняет трансляцию сегмента, преобразуя логический адрес, состоящий из селектора сегмента и относительного адреса (смещения), в 32-х разрядный линейный адрес, а затем блок страничной трансляции выполняет разбиение на страницы, преобразуя линейный адрес в физический. Микропроцессор не предусматривает механизмов запрещения сегментации, с другой стороны, страничная трансляция - опциональный механизм и может использоваться либо не использоваться в зависимости от особенностей операционной системы.